Japanese(日本語はこちら)

English(English description is available here)

自我介紹

Takahiro Ito @cpu_labs

在2016年8月前在日本就讀筑波大學研究所,當時我研究超級計算機硬體部份。 現在我在台灣就讀國立清華大學研究所。

Keyword - Micro Architecture / Verilog HDL / System Verilog Assertion / VHDL / Hardware Verification / FPGA / 電子電路

2011年(日本年) 從日本政府證明 Super Creator

github

Current Project

獲獎

活動

発表

  • [Research of CPU]2009/11/6~2010/3/31 “H21年度先導的研究者体験プログラム データ駆動型プロセッサにおける低消費電力動作性能の評価” University of Tsukuba/Ministry of Education, Culture, Sports, Science and Technology, Japan
  • [自己的32bit CPU項目]2011/8/1 “Security.GS Fes 2010 in 東京” Security GS IIJ大会議室
  • [Research of CPU]2012/3/1~2012/8/31 “未踏IT 人材発掘育成事業 - Open Design Computer Project” Information-technology Promotion Agency, Japan
  • [自己的32bit CPU項目]2012/8/4~2012/8/5 “2011年度:「第18回未踏事業」成果報告会” 独立行政法人情報処理推進機構 秋葉原ダイビルコンベンションホール5B
  • [自己的32bit CPU項目]2013/3/22 “第1回 未踏シンポジウム” 独立行政法人情報処理推進機構 富士ソフトアキバプラザ5階 アキバホール
  • [Research of high speed calculation accelerator]2014/4/1~2016/8/31 大規模蜜結合型数値演算アクセラレータの研究
  • [Research of CPU]2015/8/11~2015/8/15 National convention of Security Camp 2015 - Teacher
  • [Research of high speed calculation accelerator]伊藤剛浩,山口佳樹,児玉祐悦,山本淳二,中川八穂子,朴泰祐,佐藤三久,“A Study of an ExtremeSIMD Architecture Implemented by an FPGA”, 電子情報通信学会2015年総合大会講演論文集, (D-6-9) pp.73, 草津, 2015年3月.
  • [Research of high speed calculation accelerator]伊藤剛浩, 山口佳樹, 朴泰祐, 佐藤三久, 児玉祐悦, 李珍泌, 山本淳二, 中川八穂子, “A large-scale SIMD architecture : preliminary performance estimation by an FPGA”, 信学技報, Vol.116, No.53, pp.55-60, 川崎, 2016年5月.

我出了書

Books(A book my research is being introduced)

Media